![]() 溫度補償電路以及合成器
专利摘要:
一溫度補償電路包含有:一感測電路,用來感測一溫度以產生一感測訊號;一運算電路,用來在一第一階段中取樣該感測訊號以產生一取樣訊號,以及用來在一第二階段中根據該感測訊號以及該取樣訊號產生一輸出訊號;以及一電容電路,用來提供由該輸出訊號所調整之一電容值。 公开号:TW201304421A 申请号:TW101124207 申请日:2012-07-05 公开日:2013-01-16 发明作者:Lan-Chou Cho;Augusto Marques 申请人:Mediatek Inc; IPC主号:H03L1-00
专利说明:
溫度補償電路以及合成器 本發明係相關於一溫度補償電路以及使用該溫度補償電路之一合成器,尤指一種能夠根據環境溫度來調整一電容值之溫度補償電路與相關的合成器。 在一電壓控制振盪器(voltage-controlled oscillator,VCO)中,振盪輸出訊號由一控制電壓所控制,其中該控制電壓輸入至該電壓控制振盪器中之一電壓控制電容器(voltage-controlled capacitor)以控制該電壓控制電容器之電容值。然而,該電壓控制電容器、電感器以及該電壓控制振盪器之一些寄生電容也可能另外被溫度影響,換句話說,當該電壓控制振盪器之該控制電壓不變但環境溫度會變動的時候,該振盪輸出訊號之振盪頻率也就可能因為環境溫度而改變。當該電壓控制振盪器應用於一無線通訊系統中之一鎖相迴路電路時,該電壓控制振盪器之不良的抗溫度變化能力可能會嚴重影響該鎖相迴路電路的鎖相能力。因此,提供一機制以補償因為該電壓控制振盪器中之該電壓控制電容器以及電感之變異所造成的頻率飄移已成為此領域所亟需解決之問題。 本發明之實施例提供一種能夠根據環境溫度調整一電容值之一溫度補償電路以及相關的合成器。 根據本發明之第一實施例,提出一溫度補償電路。該溫度補償電路包含有一感測電路、一運算電路以及一電容電路。該感測電路係用來感測一溫度以產生一感測訊號。該運算電路係用來在一第一階段中取樣該感測訊號以產生一取樣訊號,以及用來在一第二階段中根據該感測訊號以及該取樣訊號來產生一輸出訊號。該電容電路係用來提供由該輸出訊號所調整之一電容值。 根據本發明之第二實施例,提出一合成器。該合成器包含有一鎖相迴路電路、一電容電路以及一溫度控制電路。該鎖相迴路電路至少具有一可控制振盪器,該可控制振盪器由一第一控制訊號以及一第二控制訊號控制,其中該第一控制訊號係根據該合成器之一輸出振盪訊號以及一參考振盪訊號得到。該電容電路係根據該第二控制訊號提供一電容值給該可控制振盪器。該溫度控制電路包含有一感測電路以及一運算電路。該感測電路係用來感測一溫度以產生一感測訊號。該運算電路係用來在一第一階段中取樣該感測訊號以產生一取樣訊號,以及用來在一第二階段中根據該感測訊號以及該取樣訊號來產生該第二控制訊號。 本發明之溫度補償電路以及合成器能夠感測溫度的變化並根據溫度變化來調整電容電路之電容值。 在說明書及後續的申請專利範圍當中使用了某些詞彙來指稱特定的元件。所屬領域中具有通常知識者應可理解,製造商可能會用不同的名詞來稱呼同樣的元件。本說明書及後續的申請專利範圍並不以名稱的差異來作為區分元件的方式,而是以元件在功能上的差異來作為區分的準則。在通篇說明書及後續的請求項當中所提及的「包含」係為一開放式的用語,故應解釋成「包含但不限定於」。另外,「耦接」一詞在此係包含任何直接及間接的電氣連接手段。因此,若文中描述一第一裝置耦接於一第二裝置,則代表該第一裝置可直接電氣連接於該第二裝置,或透過其他裝置或連接手段間接地電氣連接至該第二裝置。 請參考第1圖,其為本發明合成器100之一實施例的示意圖。合成器100包含有一鎖相迴路電路102、一電容電路104以及一溫度控制電路106。鎖相迴路電路102至少具有一可控制振盪器1022,其是由一第一控制訊號Sc1以及一第二控制訊號Sc2所控制,其中第一控制訊號Sc1係來自鎖相迴路電路102之一輸出振盪訊號Sosc以及一參考振盪訊號Sr,更具體地說,鎖相迴路電路102可另包含有一相位偵測器1024、一電荷泵電路(a charge pump circuit)1026、一低通濾波器1028以及一除頻器1030,其中可控制振盪器1022、相位偵測器1024、電荷泵電路1026、低通濾波器1028以及除頻器1030之架構安排如第1圖所示。相位偵測器1024係用來偵測參考振盪訊號Sr以及一回授訊號Sf之相位差以產生一偵測輸出訊號Sd。電荷泵電路1026係用來根據偵測輸出訊號Sd以產生一電荷泵訊號Sp。低通濾波器1028係用來對電荷泵訊號Sp進行低通濾波以產生第一控制訊號Sc1。電容電路104係用來根據第二控制訊號Sc2來提供一電容值給可控制振盪器1022。換句話說,在此一較佳實施例中,電容電路104可以是電壓控制電容器,且電容電路104之電容值被第二控制訊號Sc2控制,因此,可控制振盪器1022便根據第一控制訊號Sc1以及第二控制訊號Sc2來產生輸出振盪訊號Sosc。除頻器1030對輸出振盪訊號Sosc進行一除頻運算來產生回授訊號Sf。 溫度控制電路106包含有一感測電路(sensing circuit)1062以及一運算電路1064。感測電路1062係用來感測一溫度以產生一感測訊號Sx。運算電路1064係用來在一第一階段(first phase)取樣感測訊號Sx以產生一取樣訊號Ss,以及用來在一第二階段(second phase)根據感測訊號Sx以及取樣訊號Ss來產生第二控制訊號Sc2。在此一較佳實施例中,該第一階段可以是溫度控制電路106之一取樣模式(sample mode),而該第二階段可以是溫度控制電路106之一比較模式(comparing mode)。 請參考第2圖,其為第1圖所示之感測電路1062、運算電路1064以及電容電路104之詳細電路的示意圖。感測電路1062包含有一溫度控制電流源(temperature-controlled current source)1066以及一電阻器1067,其中溫度控制電流源1066提供一感測電流Ix至電阻器1067。當感測電流Ix流經電阻器1067時,一感測電壓(即感測訊號Sx)產生在溫度控制電流源1066以及電阻器1067之連接端Nx。溫度控制電流源1066包含有一第一雙極性接面電晶體(bipolar junction transistor)1066a、一第二雙極性接面電晶體1066b、一放大器1066c、一第一電流源1066d、一第二電流源1066e、一第三電流源1066f以及一電阻器1066g。第一雙極性接面電晶體1066a以及第二雙極性接面電晶體1066b之基極(base)分別被連接至第一雙極性接面電晶體1066a以及第二雙極性接面電晶體1066b之集極(collector),且第一雙極性接面電晶體1066a以及第二雙極性接面電晶體1066b之集極被連接至接地電壓Vgnd。第一雙極性接面電晶體1066a以及第二雙極性接面電晶體1066b之射極(emitter)分別被連接至放大器1066c之第一輸入端以及第二輸入端。第一電流源1066d提供一電流I1從供應電壓Vdd流至第一雙極性接面電晶體1066a之射極,且第二電流源1066e提供一電流I2流至第二雙極性接面電晶體1066b之射極。第三電流源1066f根據電流I2產生感測電流Ix。此外,如第2圖所示,電阻器1066g係設置於第二電流源1066e以及第二雙極性接面電晶體1066b之射極之間。應注意的是,在此一較佳實施例中,第一電流源1066d、第二電流源1066e以及第三電流源1066f被設置為一電流鏡電路(current mirroring circuit),其中第三電流源1066f會鏡射(mirror)電流I2以產生感測電流Ix。根據感測電路1062之架構,由於第二雙極性接面電晶體1066b之基極-射極接面電壓對溫度之負相依性(negative temperature dependency)以及電阻器1066g之電阻值對溫度之正相依性(positive temperature dependency),該感測電壓(即感測訊號Sx)可能會依據環境溫度而改變,因此,電流I2以及感測電流Ix對溫度可能為負相依,以及感測訊號Sx之電壓對溫度可能為正相依。 運算電路1064包含有一運算放大器1064a、一回授電路1064b、一第一電阻器1064c、一第一電容器1064d以及一濾波電路1064e。回授電路1064b耦接於運算放大器1064a之一第一輸入端(即負輸入端“-”)以及運算放大器1064a之一輸出端N1之間,其中該第一輸入端係用來接收感測訊號Sx,而輸出端N1係用來輸出一輸出訊號So。第一電阻器1064c耦接於運算放大器1064a之該負輸入端以及感測電路1062之連接端Nx之間。第一電容器1064d被耦接至運算放大器1064a之一第二輸入端(即正輸入端“+”)。濾波電路1064e耦接於運算放大器1064a之輸出端N1以及電容電路104之一控制端Nc之間,其中濾波電路1064e係用來在溫度控制電路106之該第二階段對輸出訊號So進行一濾波操作,以在控制端Nc產生一經過濾波之輸出訊號(即第二控制訊Sc2)來控制電容電路104。 應注意的是,在該第一階段中,第一電容器1064d被耦接至運算放大器1064a之該第一輸入端以及該第二輸入端(即負輸入端“-”以及正輸入端“+”),而運算放大器1064a之輸出端N1被耦接至一預定電壓Vr。在該第一階段中,第一電容器1064d尚未耦接至運算放大器1064a之該第一輸入端(即負輸入端“-”),且運算放大器1064a之輸出端N1亦尚未耦接至預定電壓Vr,因此,在此一較佳實施例中,一第一切換裝置S1另被納入來選擇性地將負輸入端“-”耦接至正輸入端“+”,且一第二切換裝置S2另被納入來選擇性地將輸出端N1耦接至預定電壓Vr。 此外,回授電路1064b包含有一第二電阻器1064f以及一第二電容器1064g,其中第二電阻器1064f係一可調式電阻器。第二電阻器1064f耦接於負輸入端“-”以及運算放大器1064a之輸出端N1之間。第二電容器1064g耦接於負輸入端“-”以及運算放大器1064a之該輸出端之間。 濾波電路1064e包含有一第二電阻器1064h以及一第二電容器1064i。第二電阻器1064h耦接於運算放大器1064a之輸出端N1以及電容電路104之控制端Nc之間。第二電容器1064i耦接於控制端Nc以及接地電壓Vgnd之間,其中輸出端So在該第一階段係直接耦接至控制端Nc,因此,在此一較佳實施例中,一第三切換裝置S3另被納入來選擇性地將輸出端So耦接至控制端Nc。 此外,電容電路104包含有一第一電阻器104a、一第二電阻器104b、一第一電容器104c、一第二電容器104d、一第一電壓控制電容器104e以及一第二電壓控制電容器104f。第一電阻器104a與第二電阻器104b之第一端均被耦接至控制端Nc來接收第二控制訊號Sc2。第一電壓控制電容器104e具有一第一端耦接至一固定電壓Vf以及一第二端耦接至第一電阻器104a之第二端。應注意的是,固定電壓Vf並非低通濾波器1028產生的調整電壓(tuning voltage)(比如,第一控制訊號Sc1)。第二電壓控制電容器104f具有一第一端耦接至固定電壓Vf以及一第二端耦接至第二電阻器104b之第二端。 應注意的是,第一電壓控制電容器104e以及第二電壓控制電容器104f於實作上可採用變容器(varactor)。第一電容器104c具有一第一端耦接至可控制振盪器1022之一第一輸出端No1以及一第二端耦接至第一電阻器104a之第二端。第二電容器104d具有一第一端耦接至可控制振盪器1022之一第二輸出端No2以及一第二端耦接至第二電阻器104b之第二端。應注意的是,第一輸出端No1以及第二輸出端No2可作為可控制振盪器1022之差動輸出端(differential output terminal),其中該差動輸出端係用來輸出前述之輸出振盪訊號Sosc。 當合成器100正在操作時,感測電路1062根據溫度來產生感測訊號Sx,其中感測訊號Sx之電位Vx可由以下方程式(1)來表示: 其中k係波茲曼常數(Boltzmann's constant)、T係絕對溫度、q係一電子之電量(the charge of an electron)、R1係電阻器1066g之電阻值、R2係電阻器1067之電阻值,而N係一整數(其代表第一雙極性接面電晶體1066a以及第二雙極性接面電晶體1066b之間的接面面積比)。 當運算電路1064需要取樣感測訊號Sx時,第一切換裝置S1係被控制來將負輸入端“-”耦接至正輸入端“+”,且第二切換裝置S2係被控制來將輸出端N1耦接至預定電壓Vr,因此,在該取樣模式下,感測訊號Sx以及預定電壓Vr對第一電容器1064d以及第二電容器1064g充電,故儲存在第一電容器1064d之電荷(即取樣訊號Ss)便可代表溫度資訊。 另一方面,當溫度控制電路106操作在該取樣模式下,預定電壓Vr經過第三切換裝置S3而直接耦接至控制端Nc,因此,電容電路104之電容值係由固定電壓Vf以及預定電壓Vr間之一預定壓降來決定,換句話說,在該取樣模式下,電容電路104之變容器增益(即該壓降造成之電容值差異)可被設定至一最佳值,即最大電容增益。應注意的是,對合成器100來說,該變容器增益亦可被稱作輸出振盪訊號Sosc在該壓降下之振盪頻率的差異,因為該電容值差異係對應於輸出振盪訊號Sosc之振盪頻率的差異。第3圖係電容電路104之變容器增益Ac與控制端Nc之電位間之關係示意圖。應注意的是,曲線300亦代表第一電壓控制電容器104e(或第二電壓控制電容器104f)之該變容器增益與第一電壓控制電容器104e(或第二電壓控制電容器104f)之該壓降間之關係。更具體地說,當電容電路104操作在該最佳變容器增益時,該變容器增益具有最大值,且相較於其他的變容器增益,位於該最佳變容器增益之周遭的變異相對較小。 請參考第4圖,其為根據本發明之一實施例所繪示之感測電路1062以及運算電路1064在該取樣模式下的示意圖。因此,感測訊號Sx之電位Vx可以由以下方程式(2)表示: 其中R3係第一電阻器1064c之電阻值,R2係第二電阻器1064f之電阻值,R4=4*R3,且R3=4*R2。 接著,當溫度控制電路106運作在該比較模式下,第一電容器1064d上之感測訊號Sx之電位Vx提供至運算放大器1064a之正輸入端“+”,且假若溫度保持不變,則輸出訊號So之電位會大致相等於預定電壓Vr。請參考第5圖,其為根據本發明之一實施例所繪示之感測電路1062以及運算電路1064在該比較模式下的示意圖。因此,感測訊號Sx之電位Vx可以由以下方程式(3)表示: 而輸出訊號So之電位Vout可以由以下方程式(4)表示: 因此,當溫度在該比較模式下產生變化時,電位Vx會被增益R4/R3所放大而產生輸出訊號So,接著,輸出訊號So經由濾波電路1064e的低通濾波處理而產生第二控制訊號Sc2來控制電容電路104之電容值。 更具體地說,在此一較佳實施例中,當溫度變化時,輸出振盪訊號Sosc之振盪頻率也跟著變化,於是溫度控制電路106應該改變電容電路104之電容值以補償輸出振盪訊號Sosc之變異。例如,若輸出振盪訊號Sosc之振盪頻率每攝氏度(Celsius degree,℃)增加X KHz,感測電路1062之感測增益係Y mV/℃,運算電路1064之增益係R4/R3,且電容電路104之變容器增益係Z MHz/V(即Ac=Z MHz/V),則X KHz/℃=(Y mV/℃)*(R4/R3)*(Z MHz/V),因此,輸出振盪訊號Sosc之振盪頻率仍可在大範圍的溫度變化下保持不變。 應注意的是,透過應用具有高於1之增益(即R4/R3>1)的運算電路1064,電容電路104之變容器增益Ac可以設計為一較小值,換句話說,電容電路104之尺寸可以縮小。 此外,因為電容電路104之控制端Nc之電位於每次進行該取樣模式時都會被調整為預定電壓Vr,因此,電容電路104之變容器增益Ac在該比較模式一開始時永遠會是該最佳變容器增益,所以,溫度控制電路106之該變容器增益也擁有高線性度之特性。 此外,電容電路104與溫度控制電路106之結合架構不侷限於使用在一鎖相迴路電路,任何其他有溫度感測以及電容值調整需求之電路也可嵌入電容電路104以及溫度控制電路106,其中包含溫度控制電路106以及電容電路104的電路可被視為一溫度補償電路,因此,根據本發明之其他較佳實施例,提出了溫度補償電路,其包含有一感測電路、一運算電路以及一電容電路。該感測電路係用來感測一溫度來產生一感測訊號。該運算電路係用來在一第一階段取樣該感測訊號來產生一取樣訊號,以及用來在一第二階段根據該感測訊號以及該取樣訊號來產生一輸出訊號。該電容電路係用來提供一電容值,其是被該輸出訊號所調整。應注意的是,該溫度補償電路之操作可以參照以上溫度控制電路106以及電容電路104之相關說明,在此為求簡明便省略其詳細說明。 本發明之溫度補償電路係用來感測溫度的變化並經過運算之後發出一控制訊號給可控制振盪器,如此一來,補償了電壓控制振盪器原本會因溫度改變而產生的頻率飄移現象,尤其增加了例如電壓控制振盪器運用於鎖相迴路電路時的系統穩定性。 簡單地說,本發明所揭示之實施例是在該取樣模式下取樣環境溫度來週期性地產生一更新取樣訊號給具有一增益高於1之運算電路,以及設定一電壓控制電容電路之一控制電壓為一預定電壓,以使該電壓控制電容電路在每次比較模式一開始時會具有最大電容增益。於是,該運算電路便根據環境溫度來調整該電壓控制電容電路之該控制電壓,以補償該比較模式下之溫度飄移所造成的影響,尤其增加了例如電壓控制振盪器運用於鎖相迴路電路時的系統穩定性。 以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。 100‧‧‧合成器 102‧‧‧鎖相迴路電路 1022‧‧‧可控制振盪器 1024‧‧‧相位偵測器 1026‧‧‧電荷泵電路 1028‧‧‧低通濾波器 1030‧‧‧除頻器 104‧‧‧電容電路 104a、1064c‧‧‧第一電阻器 104b、1064f、1064h‧‧‧第二電阻器 104c、1064d‧‧‧第一電容器 104d、1064g、1064i‧‧‧第二電容器 104e‧‧‧第一電壓控制電容器 104f‧‧‧第二電壓控制電容器 106‧‧‧溫度控制電路 1062‧‧‧感測電路 1064‧‧‧運算電路 1064a‧‧‧運算放大器 1064b‧‧‧回授電路 1064e‧‧‧濾波電路 1066a‧‧‧第一雙極性接面電晶體 1066b‧‧‧第二雙極性接面電晶體 1066c‧‧‧放大器 1066d‧‧‧第一電流源 1066e‧‧‧第二電流源 1066f‧‧‧第三電流源 1067、1066g‧‧‧電阻器 第1圖係根據本發明第一實施例之合成器的示意圖。 第2圖係根據本發明第一實施例之感測電路、運算電路以及電容電路的示意圖。 第3圖係一電容電路之一變容器增益與該電容電路在一控制端之電位之間關係的示意圖。 第4圖係根據本發明之一實施例之感測電路以及運算電路在一取樣模式下的示意圖。 第5圖係根據本發明之一實施例之感測電路以及運算電路在一比較模式下的示意圖。 100‧‧‧合成器 102‧‧‧鎖相迴路電路 1022‧‧‧可控制振盪器 1024‧‧‧相位偵測器 1026‧‧‧電荷泵電路 1028‧‧‧低通濾波器 1030‧‧‧除頻器 104‧‧‧電容電路 106‧‧‧溫度控制電路 1062‧‧‧感測電路 1064‧‧‧運算電路
权利要求:
Claims (19) [1] 一種溫度補償電路,包含有:一感測電路,用來感測一溫度以產生一感測訊號;一運算電路,用來在一第一階段中取樣該感測訊號以產生一取樣訊號,以及用來在一第二階段中根據該感測訊號以及該取樣訊號來產生一輸出訊號;以及一電容電路,用來提供由該輸出訊號所調整之一電容值。 [2] 如申請專利範圍第1項所述之溫度補償電路,其中該運算電路在該第二階段中提供高於1之一增益予該感測訊號,以產生該輸出訊號。 [3] 如申請專利範圍第1項所述之溫度補償電路,其中該電容電路包含有:一電壓控制電容器,具有一第一端耦接至一固定電壓以及一第二端耦接至該輸出訊號。 [4] 如申請專利範圍第1項所述之溫度補償電路,其中該運算電路包含有:一運算放大器;一回授電路,耦接於該運算放大器之一第一輸入端以及一輸出端之間,其中該第一輸入端係用來接收該感測訊號,以及該輸出端係用來輸出該輸出訊號;一第一電阻器,耦接於該第一輸入端以及該感測電路之間;以及一第一電容器,耦接至該運算放大器之一第二輸入端;其中在該第一階段中,該第一電容器係用來耦接至該運算放大器之該第一輸入端以及該第二輸入端,且該運算放大器之該輸出端係用來耦接至一預定電壓。 [5] 如申請專利範圍第4項所述之溫度補償電路,其中在該第二階段中,該第一電容器與該運算放大器之該第一輸入端斷開,以及該運算放大器之該輸出端與該預定電壓斷開。 [6] 如申請專利範圍第4項所述之溫度補償電路,其中該預定電壓係用來使該電容電路之變容器具有一最大電容增益,其中該變容器,具有一第一端耦接至一固定電壓以及一第二端耦接至該輸出訊號。 [7] 如申請專利範圍第4項所述之溫度補償電路,其中該回授電路包含有:一第二電阻器,耦接於該運算放大器之該第一輸入端以及該輸出端之間,以及一第二電容器,耦接於該運算放大器之該第一輸入端以及該輸出端之間。 [8] 如申請專利範圍第4項所述之溫度補償電路,其中該運算電路另包含有:一濾波電路,耦接於該運算放大器之該輸出端以及該電容電路之一控制端之間,其中該濾波電路係用來在該第二階段中對該輸出訊號進行一濾波操作,以在該控制端產生一經過濾波之輸出訊號來控制該電容電路。 [9] 如申請專利範圍第8項所述之溫度補償電路,其中該濾波電路包含有:一第二電阻器,耦接於該運算放大器之該輸出端以及該電容電路之該控制端之間;以及一第二電容器,耦接至該控制端;其中該運算放大器之該輸出端係用來在該第一階段中直接耦接至該控制端。 [10] 一種合成器,包含有:一鎖相迴路電路,其至少具有一可控制振盪器,該可控制振盪器由一第一控制訊號以及一第二控制訊號所控制,其中該第一控制訊號係根據該合成器之一輸出振盪訊號以及一參考振盪訊號得到;一電容電路,用來根據該第二控制訊號提供一電容值給該可控制振盪器;以及一溫度控制電路,包含有:一感測電路,用來感測一溫度以產生一感測訊號;以及一運算電路,用來在一第一階段中取樣該感測訊號以產生一取樣訊號,以及用來在一第二階段中根據該感測訊號以及該取樣訊號來產生該第二控制訊號。 [11] 如申請專利範圍第10項所述之合成器,其中該電容值係用來補償因該合成器之一溫度變異所導致之該輸出振盪訊號之一頻率飄移。 [12] 如申請專利範圍第10項所述之合成器,其中該運算電路在該第二階段中提供高於1之一增益予該感測訊號以產生該第二控制訊號。 [13] 如申請專利範圍第10項所述之合成器,其中該電容電路包含有:一電壓控制電容器,其具有一第一端耦接至一固定電壓以及一第二端耦接至該第二控制訊號。 [14] 如申請專利範圍第10項所述之合成器,其中該運算電路包含有:一運算放大器;一回授電路,耦接於該運算放大器之一第一輸入端以及一輸出端之間,其中該第一輸入端係用來接收該感測訊號,以及該輸出端係耦接至該第二控制訊號;一第一電阻器,耦接於該第一輸入端以及該感測電路之間;以及一第一電容器,耦接至該運算放大器之一第二輸入端;其中在該第一階段中,該第一電容器係用來耦接至該運算放大器之該第一輸入端以及該第二輸入端,以及該運算放大器之該輸出端係用來耦接至一預定電壓。 [15] 如申請專利範圍第14項所述之合成器,其中在該第二階段中,該第一電容器係與該運算放大器之該第一輸入端斷開,以及該運算放大器之該輸出端與該預定電壓斷開。 [16] 如申請專利範圍第14項所述之合成器,其中該預定電壓係用來使該電容電路之變容器具有一最大電容增益,其中該變容器,具有一第一端耦接至一固定電壓以及一第二端耦接至該第二控制訊號。 [17] 如申請專利範圍第14項所述之合成器,其中該回授電路包含有:一第二電阻器,耦接於該運算放大器之該第一輸入端以及該輸出端之間,以及一第二電容器,耦接於該運算放大器之該第一輸入端以及該輸出端之間。 [18] 如申請專利範圍第14項所述之合成器,其中該運算電路另包含有:一濾波電路,耦接於該運算放大器之該輸出端以及該電容電路之一控制端之間,其中該濾波電路係用於在該第二階段中對該第二控制訊號進行一濾波操作,以在該控制端產生一經過濾波之控制訊號來控制該電容電路。 [19] 如申請專利範圍第18項所述之合成器,其中該濾波電路包含有:一第二電阻器,耦接於該運算放大器之該輸出端以及該電容電路之該控制端之間;以及一第二電容器,耦接至該控制端;其中該運算放大器之該輸出端係用來在該第一階段中直接耦接至該控制端。
类似技术:
公开号 | 公开日 | 专利标题 TWI474621B|2015-02-21|溫度補償電路以及合成器 US6278338B1|2001-08-21|Crystal oscillator with peak detector amplitude control CN104426479B|2018-02-13|一种低功耗、低抖动、宽工作范围的晶体振荡器电路 JP2004201320A|2004-07-15|高品質直列共振発振器 US7719365B2|2010-05-18|Method and apparatus for reducing silicon area of a phase lock loop | filter without a noise penalty US8896388B2|2014-11-25|Temperature-compensated crystal oscillator KR101244985B1|2013-03-18|Gm-c 필터를 튜닝하는 장치 및 방법 US8710930B2|2014-04-29|Differential ring oscillator and method for calibrating the differential ring oscillator US20120182077A1|2012-07-19|Oscillator US8659361B2|2014-02-25|Function generator circuit US10396806B1|2019-08-27|Voltage regulator based loop filter for loop circuit and loop filtering method US20140320216A1|2014-10-30|Oscillator circuit KR20100001696A|2010-01-06|개선된 루프 필터를 포함하는 위상 동기 루프 JP5338148B2|2013-11-13|半導体集積回路、温度変化検出方法 CN109656304B|2021-02-12|电流产生电路及其霍尔电路 JP4259174B2|2009-04-30|温度補償型圧電発振器 EP1237283A2|2002-09-04|Circuit configuration for the compensation of leakage currents in a voltage-controlled oscillator of a PLL circuit US10270388B2|2019-04-23|Voltage-controlled oscillator and phase locked loop circuit with such voltage-controlled oscillator US20140292417A1|2014-10-02|Voltage-controlled oscillator module and phase-locked loop device including the same US20140104012A1|2014-04-17|Oscillator compensation circuits CN109194328A|2019-01-11|高精度片上振荡器 JP2005236798A|2005-09-02|温度補償型圧電発振器 JP2008294850A|2008-12-04|関数発生回路 Speeti et al.2009|Integrated charge-pump phase-locked loop with SC-loop filter for capacitive microsensor readout JP4314982B2|2009-08-19|温度補償型圧電発振器
同族专利:
公开号 | 公开日 US20130009680A1|2013-01-10| CN102868362B|2015-06-03| CN102868362A|2013-01-09| TWI474621B|2015-02-21| US8493114B2|2013-07-23|
引用文献:
公开号 | 申请日 | 公开日 | 申请人 | 专利标题 US9910079B2|2014-11-18|2018-03-06|Delta Electronics, Inc.|Grounding resistance measurement apparatus and method of operating the same|JPH07120946B2|1985-06-25|1995-12-20|キヤノン株式会社|位相同期回路| US7161440B2|2003-12-11|2007-01-09|Seiko Epson Corporation|Temperature compensation circuit| US7164325B2|2004-03-30|2007-01-16|Qualcomm Incorporated|Temperature stabilized voltage controlled oscillator| US8175199B2|2005-06-22|2012-05-08|Panasonic Corporation|Wireless receiver| JP2007158882A|2005-12-07|2007-06-21|Matsushita Electric Ind Co Ltd|電圧制御型発振器| WO2008033809A2|2006-09-13|2008-03-20|Conexant Systems, Inc.|Systems for implementing a temperature and process compensated two-stage ring oscillator| US20080272851A1|2007-05-04|2008-11-06|Mediatek Inc.|LC voltage controlled oscillator with tunable capacitance unit| US20090108949A1|2007-10-30|2009-04-30|Qualcomm Incorporated|Temperature compensation for crystal oscillators| WO2009156793A1|2008-06-26|2009-12-30|Freescale Semiconductor, Inc.|Voltage controlled oscillator circuit with integrated compensation of thermally caused frequency drift| EP2187523A1|2008-11-14|2010-05-19|Fujitsu Microelectronics Limited|Phase-locked loop control circuitry| TW201023524A|2008-12-05|2010-06-16|Mstar Semiconductor Inc|Coarse band selecting method applied to voltage controlled oscillator of phase locked loop circuit and associated apparatus| US20100225402A1|2009-03-09|2010-09-09|Qualcomm Incorporated|Vco tuning with temperature compensation| JP2010278491A|2009-05-26|2010-12-09|Renesas Electronics Corp|周波数シンセサイザ| US8140040B1|2009-09-11|2012-03-20|Qualcomm Atheros, Inc|Method and apparatus for a temperature compensated phase locked loop supporting a continuous stream receiver in an integrated circuit| KR101104720B1|2009-11-30|2012-01-11|이타칩스 주식회사|외부공급전압, 온도 및 공정에 대한 보상을 갖는 오실레이터 회로| JP5556342B2|2010-05-07|2014-07-23|セイコーエプソン株式会社|圧電発振器、gps受信装置及び電子機器| US8248167B2|2010-06-28|2012-08-21|Mstar Semiconductor, Inc.|VCO frequency temperature compensation system for PLLs| US8803616B2|2011-03-03|2014-08-12|Qualcomm Incorporated|Temperature compensation and coarse tune bank switches in a low phase noise VCO| US8674772B2|2011-04-01|2014-03-18|Mediatek Inc.|Oscillating signal generator utilized in phase-locked loop and method for controlling the oscillating signal generator| JP5787068B2|2011-05-13|2015-09-30|セイコーエプソン株式会社|温度補償型発振回路、電子機器| US8493114B2|2011-07-06|2013-07-23|Mediatek Inc.|Temperature compensation circuit and synthesizer using the temperature compensation circuit|US8493114B2|2011-07-06|2013-07-23|Mediatek Inc.|Temperature compensation circuit and synthesizer using the temperature compensation circuit| US8864377B2|2012-03-09|2014-10-21|Hong Kong Applied Science & Technology Research Institute Company Limited|CMOS temperature sensor with sensitivity set by current-mirror and resistor ratios without limiting DC bias| WO2013149636A1|2012-04-02|2013-10-10|Huawei Technologies Co., Ltd.|Device for compensating temperature drift of a vco, and to a method thereof| KR20130125717A|2012-05-09|2013-11-19|가부시키가이샤 한도오따이 에네루기 켄큐쇼|반도체 장치 및 그 구동 방법| FR3013537A1|2013-11-21|2015-05-22|St Microelectronics Tours Sas|Commande de condensateur bst| US9461623B2|2014-05-15|2016-10-04|Macronix International Co., Ltd.|Method and circuit for temperature dependence reduction of a RC clock circuit| US9377795B1|2014-11-17|2016-06-28|Xilinx, Inc.|Temperature correction of an on-chip voltage reference| US9503107B1|2015-07-27|2016-11-22|Qualcomm Incorporated|Closed loop bank selection for temperature compensation in wireless systems| JP6686329B2|2015-08-28|2020-04-22|セイコーエプソン株式会社|発振回路、電子機器及び移動体| TWI594577B|2016-01-14|2017-08-01|瑞昱半導體股份有限公司|振盪頻率產生電路及控制方法| JP6656195B2|2017-03-15|2020-03-04|株式会社東芝|電圧制御発振器|
法律状态:
优先权:
[返回顶部]
申请号 | 申请日 | 专利标题 US201161504762P| true| 2011-07-06|2011-07-06|| US13/292,087|US8493114B2|2011-07-06|2011-11-09|Temperature compensation circuit and synthesizer using the temperature compensation circuit| 相关专利
Sulfonates, polymers, resist compositions and patterning process
Washing machine
Washing machine
Device for fixture finishing and tension adjusting of membrane
Structure for Equipping Band in a Plane Cathode Ray Tube
Process for preparation of 7 alpha-carboxyl 9, 11-epoxy steroids and intermediates useful therein an
国家/地区
|