![]() 用於積體電路裝置之3d積體微電子總成及其製造方法(一)
专利摘要:
一用於封裝/包封IC裝置之微電子總成,其包括一晶系基材處置器,晶系基材處置器具有相對的第一及第二表面及一形成於第一表面內之腔穴,一配置於腔穴中之第一IC裝置及一安裝至第二表面之第二IC裝置,以及形成經過晶系基材處置器之複數個互連體。各互連體係包括一孔,其從第一表面至第二表面形成經過晶系基材處置器,一順應性介電材料,其沿著孔的側壁配置,及一傳導材料,其沿著順應性介電材料配置且延伸於第一及第二表面之間。順應性介電材料係絕緣傳導材料與側壁。可身為影像感測器之第二IC裝置係電性耦合至複數個互連體的傳導材料。第一IC係可為一用於處理來自影像感測器的信號之處理器。 公开号:TW201304079A 申请号:TW101118951 申请日:2012-05-28 公开日:2013-01-16 发明作者:Vage Oganesian 申请人:Optiz Inc; IPC主号:H01L27-00
专利说明:
用於積體電路裝置之3D積體微電子總成及其製造方法(一) 發明領域 本發明係有關半導體封裝,且更特別有關一其中將一半導體裝置安裝在一含有另一半導體裝置的封裝體結構上之3D積體封裝體。 發明背景 半導體裝置趨勢係在於被封裝在更小封裝體(其保護晶片同時提供晶片外信號連接性)中之更小的積體電路(IC)裝置(亦稱為晶片)。對於相關的晶片裝置(譬如一影像感測器及其處理器)而言,一種達成尺寸減小的方式係將兩裝置形成為相同IC晶片的部份(亦即將其積造在單一積體電路裝置內)。然而,如此將造成眾多複雜的製造議題,這會不利地影響操作、成本及良率。另一種用以組合相關晶片裝置之技術係為3D IC封裝,其藉由將分離的晶片堆積在單一封裝體內來節省空間。 3D封裝可導致增高的密度及較小的形狀因數(form factor)、較好的電性效能(因為較短的互連體長度容許具有增高的裝置速度及較低的功率消耗)、較好的異質積造(亦即積造諸如一影像感測器及其處理器等不同的功能層)、及較低的成本。 然而,用於微電子封裝之3D積造亦面臨到挑戰,諸如3D處理基礎建設及可存續供應鏈的高成本。包括先鑽孔(Via-First)、後鑽孔(Via-Last)及中鑽孔(Via-middle)製程等用以形成貫通矽導孔(TSV)之既有3D IC封裝技術係利用先天即複雜且昂貴的半導體微影製程。結果,世上少有公司能負擔每年數十億美元計的CMOS研發費用以求跟上腳步。並且,IC封裝體之間的互連體會由於製造及安裝期間所受的應力、暨操作期間所受的熱或振動應力而失效。需要一種具互補性、合乎成本效益的TSV解決方案以能夠使用一能令影像感測器上的像素陣列區域達到最大化之分離但密切耦合的影像處理器,且能夠藉由將多重的晶片堆積及垂直互連而具有直接記憶體存取。 發明概要 本發明係為一微電子總成,其提供一用於封裝/包封IC裝置之新穎晶圓層級3D積體封裝體,並能夠3D積造諸如一影像感測器與其處理器等多重相關但不同的IC裝置。該微電子總成係包括一晶系基材處置器,該晶系基材處置器係具有相對的第一及第二表面,其中一腔穴形成於第一表面內,一配置於腔穴中之第一IC裝置,一安裝至第二表面之第二IC裝置,及形成經過晶系基材處置器之複數個互連體。各互連體係包括一孔,該孔形成經過晶系基材處置器,其中一側壁延伸於第一及第二表面之間,一順應性介電材料,其沿著側壁配置,及一傳導材料,其沿著順應性介電材料配置且延伸於第一及第二表面之間,其中順應性介電材料係絕緣傳導材料與側壁。第二IC裝置係電性耦合至複數個互連體的傳導材料。 一形成一微電子總成之方法係包括形成一腔穴於一具有相對的第一及第二表面之晶系基材處置器中,其中腔穴形成至第一表面內,將一第一IC裝置放置在腔穴中,將一第二IC裝置安裝至第二表面,且經過晶系基材處置器形成複數個互連體。複數個互連體的各者藉由經過晶系基材處置器形成一孔而被形成,其中一側壁延伸於第一及第二表面之間,沿著側壁形成一順應性介電材料,及使一傳導材料沿著順應性介電材料形成且延伸於第一及第二表面之間,其中順應性介電材料係絕緣傳導材料與側壁。該方法進一步包括將第二IC裝置電子性耦合至複數個互連體的傳導材料。 將經由檢閱說明書、申請專利範圍及附圖得知本發明的其他目的及特徵構造。 圖式簡單說明 第1至10圖是一半導體封裝結構之橫剖側視圖,其依順序顯示將一IC裝置安裝在一容置有另一IC裝置的半導體封裝結構上之封裝結構的處理中之步驟。 較佳實施例之詳細說明 本發明係為可理想用於封裝/包封IC裝置、並能夠3D積造諸如影像感測器及其處理器等多重相關的IC裝置之晶圓層級3D IC積體封裝體解決方案。3D積體封裝體的形成係描述於下文。 該形成製程開始係為如第1圖所示的一晶系基材處置器10。一非限制性範例可包括具有約600μm厚度之晶系基材的一處置器。一腔穴12形成於處置器中,如第2圖所示。腔穴12可利用一雷射、一電漿蝕刻製程、一噴砂製程、一機械銑製製程、或任何其他類似方法形成。較佳地,腔穴12藉由光微影術電漿蝕刻形成,其包括形成一層光阻於處置器10上,將光阻層圖案化以曝露處置器10的一選擇部分,且然後進行一電漿蝕刻製程(譬如使用一SF6電漿)以移除處置器10的經曝露部分以形成腔穴12。較佳地,腔穴延伸不超過晶系基材厚度的3/4,或至少在腔穴底部留下約50μm的最小厚度。電漿蝕刻可為異向性、推拔狀、等向性、或其組合。 通孔(導孔)14隨後與腔穴12相鄰但連接地形成經過處置器10的厚度,如第3圖所示。孔14可利用一雷射、一電漿蝕刻製程、一噴砂製程、一機械銑製製程、或任何類似方法形成。較佳地,通孔14利用與形成腔穴12類似的方式藉由電漿蝕刻形成(差異在於孔14一路延伸經過晶系基材處置器10的厚度)。電漿矽蝕刻(譬如異向性、推拔狀、等向性、或其組合)係容許具有不同形狀的導孔輪廓。較佳地,孔14的輪廓為推拔狀,其中一較大維度係位於可供經過其形成腔穴12之表面上。較佳地,最小孔直徑為約25μm,且壁的角度相對於與可供經過其形成孔14之晶系基材表面呈正交的方向位於5°至35°之間,俾使孔在晶系基材10的一表面上具有比另一表面更小的橫剖面尺寸。 通孔14隨後利用一旋塗製程、一噴灑製程、一配送製程、一電化沉積製程、一層疊製程、或任何其他的類似方法充填一順應性介電材料16,如第4圖所示。一順應性介電質係為在三正交方向皆展現順應性且可容納晶系基材(~2.6ppm/℃)與Cu(~17ppm/℃)互連體之間的熱膨脹係數(CTE)不匹配之一種相對軟材料(譬如銲罩)。順應性介電材料16較佳係為一聚合物,諸如BCB(苯環丁烯)、銲罩、銲阻、或BT環氧樹脂。 通孔18隨後形成經過介電材料16。可利用對於較大尺寸孔18的一CO2雷射(譬如約70μm的斑點尺寸)、或對於較小尺寸孔18(譬如小於50μm直徑)的一UV雷射(譬如在355nm波長之約20μm的斑點尺寸)來形成孔18。可使用小於140ns脈衝長度位於10及50kHz之間的雷射脈衝頻率。通孔18的側壁可隨後被金屬化(亦即塗覆有一金屬化層20)。金屬化製程較佳開始係為用於移除通孔18內部壁上髒污(由鑽過諸如環氧樹脂、聚醯亞胺、氰酸鹽酯樹脂等介電材料所造成)的任何樹脂之去污製程。該製程係涉及使樹脂髒污與γ丁內酯與水的一混合物作接觸以軟化樹脂髒污,接著以一鹼性過錳酸鹽溶液作處理以移除軟化的樹脂,並以一水性酸性中和劑作處理以中和並移除過錳酸鹽殘留物。在去污處理之後,初始傳導金屬化層20係由無電極銅鍍覆形成,接著係為一光微影術回蝕使得金屬化層在孔18的兩端以一段短距離(譬如25μm或以上)沿著介電質16延伸遠離孔18(但未遠到與晶系基材10產生電性接觸)。藉由來自表面粗度的一錨固效應在經鍍覆介面獲得黏著。所產生的結構顯示於第5圖。 一介電層22隨後形成於不含通往腔穴12的開口之處置器的表面上。較佳地,利用一旋塗製程或一噴灑製程將一可光成像性介電質施加於處置器表面上來達成此作用。然後使用一光微影性製程(亦即UV曝光、選擇性材料移除)來選擇性移除通孔18上方(且因此使其曝露)之介電層22的部分及金屬化層20的水平部分。一金屬層隨後被濺鍍於介電層22上方。使用一光微影性製程(亦即阻劑層沉積、經過一罩幕的UV曝光、阻劑的選定部分之移除以曝露金屬層的選定部分、金屬蝕刻、及光阻移除)來選擇性移除金屬層的部分,而留下配置於通孔18上方且與金屬化層20電性接觸之金屬墊24。所產生的結構顯示於第6圖。雖然未圖示,金屬墊24的中心可穿設有一與通孔18對準之小孔。 一IC晶片26被插入腔穴12內,如第7圖所示。IC晶片26係包括一積體電路(亦即半導體裝置)。IC晶片26藉由一介電絕緣層28而與處置器10絕緣。IC晶片26的插入及絕緣層28的形成可以數種方式進行。一種方式係在裸IC晶片26插入之前(譬如藉由噴塗環氧樹脂、藉由電化沉積等)將絕緣層28形成於腔穴12的壁上。第二種方式係在被插入腔穴12內之前將絕緣層28形成於IC晶片26的背表面上。第三種方式係在晶片插入之前將絕緣層形成於腔穴壁上及IC晶片背表面上,其中兩絕緣層在晶片插入時被結合在一起,以形成絕緣層28。IC晶片26包括在其底表面上曝露之結合墊30。 一包封絕緣層32隨後形成於結構上,其將IC晶片26包封在腔穴12內。較佳地,利用一可光成像性介電質(譬如一銲罩)形成層32。該層被預固化以部份地移除溶劑使得表面不黏。然後進行一光微影術步驟(亦即經過罩幕的UV曝光),其後移除絕緣層32的選擇部分以曝露IC晶片結合墊30及延伸出通孔18外的金屬化層20。然後可進行後固化以增大層32的表面硬度。一金屬層隨後沉積在絕緣層32上方(譬如藉由金屬濺鍍,接著是一可光成像性阻劑層之沉積)。然後進行一光微影術步驟(亦即,經過罩幕的UV曝光以及選擇性阻劑層移除),接著是藉由光阻移除所曝露的部分之選擇性金屬蝕刻,而留下與IC晶片結合墊30電性接觸之金屬扇出及扇入結合墊34,且留下與延伸出通孔18外的金屬化層20電性接觸之互連體結合墊36。此處亦可發生結合墊34/36的金屬鍍覆。所產生的結構顯示於第8圖(在光阻移除之後)。 一包封絕緣層38隨後形成於絕緣層32及結合墊34/36上方,接著是一選擇性回蝕以曝露結合墊34/36。選擇性回蝕可藉由一光微影製程進行以選擇性移除結合墊34/36上方之層38的部分。BGA互連體40隨後利用一銲料合金的一絲網印刷製程、或藉由一球置放製程、或藉由一鍍覆製程而形成於結合墊34/36上方。BGA(球柵陣列)互連體係為用於與對偶導體產生物理及電性接觸之圓弧形導體,通常藉由將金屬球銲接或部份地融化在結合墊上所形成。所產生的結構顯示於第9圖。 一IC晶片總成42隨後附接至絕緣層22,如第10圖所示。可利用習見的揀放晶粒附接設備進行附接。可使用黏劑卷帶或可列印/可配送環氧樹脂材料作為黏劑。IC晶片總成42係包括一第二IC晶片44,以及用於信號連接至IC晶片44之CIS結合墊46。在第10圖的示範性實施例中,IC晶片44係為一影像感測器,其包括一基材45、一陣列的像素感測器47及一色濾器及微透鏡陣列48。理想上,IC晶片26係為一用於影像感測器之處理器。隨後係附接Au或Cu導線結合件50以將CIS結合墊的各者電性連接至互連金屬墊24的一者。 上述及圖示的IC封裝技術及其製造方法具有數項優點。第一,以矽為基礎的IC晶片26被容置在晶系基材10內,其提供IC晶片26的機械性及環境性保護。第二,利用一用於將IC晶片26固接在晶系基材10內的順應性介電材料28係降低了會負面影響兩者之熱及機械應力。第三,利用一具有用於封裝IC晶片26的扇出及扇入墊(其可在插入封裝件10前被分離地測試及驗證)之晶系基材封裝體結構係增強了可靠度與良率。第四,在一二晶片組合中,將晶片的一者容置於一其上安裝有另一晶片之晶系基材封裝體結構10內係增強了可靠度並提供一更快速且更可靠的信號互連方案。第五,用於兩晶片之電性連接係設置於處置器10的一共同表面上,以供有效率的信號耦合及連接。第六,利用用於層32的一晶圓層級介電疊層係提供橫越一很寬頻率範圍的很低阻抗。此阻抗可比既有的噴灑及旋塗介電質更低達到一個數量級或以上。這些超薄介電疊層亦提供將功率及接地平面上的雜訊予以減振之優點,並對於達成未來高速數位設計中的可接受電性效能而言很重要。 經過孔18形成之貫通聚合物互連體亦具有數項優點。第一,這些互連體係為傳導元件,其從晶片44可靠地重新繞佈電信號、經過處置器10、來到含有用於IC晶片26的電接觸部之處置器10的同側。第二,藉由將通孔14的壁形成有一傾斜,其降低了可由於90度角所導致之晶系基材上潛在具損害性的誘發應力。第三,孔14的傾斜狀側壁亦代表不具有會導致介電材料16形成間隙之負角區域。第四,藉由先形成絕緣材料16、然後在其上形成金屬化層20,可避免金屬擴散至處置器10的晶系基材結構內。第五,利用一鍍覆製程形成金屬層20係優於諸如濺鍍沉積等其他金屬化技術,原因在於鍍覆製程較不易損害絕緣材料16。第六,利用一順應性絕緣材料16來形成孔18的側壁係較為可靠。第七,利用雷射鑽製經過聚合物、去污、及金屬鍍覆來生成貫通聚合物互連體係比利用半導體濺鍍及金屬沉積工具更為便宜。最後,比起用於第一IC晶片26的結合墊而言,用於第二IC晶片44之導線結合係配置於封裝體結構10的相反側上,其能夠使晶片之間具有最短的電性路徑並且不再需要一撓性及/或有機封裝體處置器以供影像感測器的總成所用。 上述封裝組態係可理想使用於並IC晶片44身為影像感測器且IC晶片26身為用於處理來自影像感測器的信號之處理器並就此脈絡作描述(但不在此限)。影像感測器是一互補性金屬氧化物半導體(CMOS)裝置,其包括一含有一陣列的像素感測器之積體電路,各像素含有一光偵測器且較佳含有其自身的主動放大器。各像素感測器將光能轉換成一電壓信號。晶片上可包括有額外電路以將電壓轉換成數位資料。影像處理晶片係包含硬體處理器及軟體演算法的一組合。影像處理器從個別像素感測器收集亮度及色度資訊並利用其運算/內插對於各像素的正確色彩及明度值。影像處理器評估一給定像素的色彩及明度資料,將其與來自鄰近像素的資料作比較且然後利用一去馬賽克演算法從不完全的色彩樣本重新建構一全色彩影像,並產生對於該像素的一適當明度值。影像處理器亦存取整體圖像並矯正銳利度且降低影像的雜訊。 影像感測器的演進係導致影像感測器中益加更高的像素數,以及諸如自動聚焦、紅眼消除、臉部追蹤等額外的攝影機功能,其需要可以更高速運作之更強力的影像感測器處理器。攝影者不想在可繼續進行拍攝之前等待攝影機的影像處理器完成其工作-其甚至不想注意到攝影機內部正在進行一些處理。因此,影像感測器必須被最適化以在相同或甚至更短時間期間中應付更多的資料。 請瞭解本發明不限於上述及顯示的實施例,而是涵蓋落在申請專利範圍的範疇內之任一及全部變異。譬如,本文對於本發明的指涉並無意限制任一申請專利範圍或申請專利範圍條件的範疇,而是僅指涉可被申請專利範圍的一或多者所涵蓋的一或多個特徵構造。上述材料、製程及數值範例僅為範例,且不應視為限制申請專利範圍。並且,如同申請專利範圍及說明書所得知,不需以所顯示或主張的確切次序進行全部的方法步驟,而是以可容許妥當形成本發明的IC封裝之任何次序分離地或同時地進行即可。單層的材料可形成為多層的如是或類似材料,且反之亦然。雖然就IC晶片26身為一影像感測器處理器且IC晶片44身為一影像感測器之脈絡來揭露創新的封裝組態,本發明不限於這些IC晶片。 應注意如本文的“上方”及“上”用語皆包含性包括“直接位於~上”(不具有配置其間之中間材料、元件或空間)以及“間接位於~上”(具有配置其間之中間材料、元件或空間)。同理,“相鄰”用語係包括“直接相鄰”(不具有配置其間之中間材料、元件或空間)以及“間接相鄰”(具有配置其間之中間材料、元件或空間),“安裝至”係包括“直接安裝至”(不具有配置其間之中間材料、元件或空間)以及“間接安裝至”(具有配置其間之中間材料、元件或空間),且“電性耦合”係包括“直接電性耦合至”(不具有用於將元件電性連接在一起之位於其間的中間材料或元件)以及“間接電性耦合至”(具有用於將元件電性連接在一起之位於其間的中間材料或元件)。譬如,形成一元件“於一基材上方”可包括直接形成該元件於基材上方而其間不具有中間材料/元件、以及間接形成該元件於基材上方而其間具有一或多個中間材料/元件。 10‧‧‧晶系基材處置器 12‧‧‧腔穴 14‧‧‧通孔(導孔) 16‧‧‧順應性介電材料 18‧‧‧較大尺寸孔 20‧‧‧金屬化層 22‧‧‧介電層 24‧‧‧金屬墊 26‧‧‧IC晶片 28‧‧‧介電絕緣層 30‧‧‧結合墊 32‧‧‧包封絕緣層 34‧‧‧金屬扇出及扇入結合墊 36‧‧‧互連體結合墊 38‧‧‧包封絕緣層 40‧‧‧BGA互連體 42‧‧‧IC晶片總成 44‧‧‧第二IC晶片 45‧‧‧基材 46‧‧‧CIS結合墊 47‧‧‧像素感測器 48‧‧‧色濾器及微透鏡陣列 50‧‧‧Au或Cu導線結合件 第1至10圖是一半導體封裝結構之橫剖側視圖,其依順序顯示將一IC裝置安裝在一容置有另一IC裝置的半導體封裝結構上之封裝結構的處理中之步驟。 10‧‧‧晶系基材處置器 16‧‧‧順應性介電材料 18‧‧‧較大尺寸孔 20‧‧‧金屬化層 22‧‧‧介電層 24‧‧‧金屬墊 26‧‧‧IC晶片 28‧‧‧介電絕緣層 30‧‧‧結合墊 32‧‧‧包封絕緣層 34‧‧‧金屬扇出及扇入結合墊 36‧‧‧互連體結合墊 38‧‧‧包封絕緣層 40‧‧‧BGA互連體 42‧‧‧IC晶片總成 44‧‧‧第二IC晶片 45‧‧‧基材 46‧‧‧CIS結合墊 47‧‧‧像素感測器 48‧‧‧色濾器及微透鏡陣列 50‧‧‧Au或Cu導線結合件
权利要求:
Claims (22) [1] 一種微電子總成,包含:一晶系基材處置器,其具有相對的第一及第二表面,其中一腔穴形成於該第一表面內;一第一IC裝置,其配置於該腔穴中;一第二IC裝置,其安裝至該第二表面;複數個互連體,其形成經過該晶系基材處置器,其中各互連體係包含:一孔,其形成經過該晶系基材處置器,其具有延伸於該第一及第二表面之間的一側壁,一順應性介電材料,其沿著該側壁配置,及一傳導材料,其沿著該順應性介電材料配置且延伸於該第一及第二表面之間,其中該順應性介電材料使該傳導材料與該側壁絕緣;其中該第二IC裝置係電性耦合至該等複數個互連體的傳導材料。 [2] 如申請專利範圍第1項之微電子總成,其中該順應性介電材料包括一聚合物。 [3] 如申請專利範圍第1項之微電子總成,其中對於該等複數個互連體的各者,該孔係為推拔狀使得該孔在該第二表面比起在該第一表面具有一更小的橫剖面維度。 [4] 如申請專利範圍第1項之微電子總成,其中對於該等複數個互連體的各者,該側壁係延伸於相對於與該第一及第二表面正交的一方向呈5°至35°之間的一方向。 [5] 如申請專利範圍第1項之微電子總成,其中該等複數個互連體的各者進一步包含:一第一結合墊,其在該第一表面配置於該孔上方且電性耦合至該傳導材料;及一第二結合墊,其在該第二表面配置於該孔上方且電性耦合至該傳導材料。 [6] 如申請專利範圍第5項之微電子總成,其中該第二IC裝置藉由被電性耦合至該等第二結合墊之複數個導線而被電性耦合至該等複數個互連體的傳導材料。 [7] 如申請專利範圍第1項之微電子總成,進一步包含:一或多層的絕緣材料,其配置於該第一表面上且延伸橫越該第一表面中之該腔穴的一開口,該一或多層的絕緣材料將該第一IC裝置包封在該腔穴中。 [8] 如申請專利範圍第7項之微電子總成,進一步包含:複數個結合墊,其電性耦合至該第一IC裝置且至少部份地延伸經過該一或多層的絕緣材料。 [9] 如申請專利範圍第8項之微電子總成,進一步包含:複數個圓弧狀互連體,其各電性連接至該等複數個結合墊的一者。 [10] 如申請專利範圍第1項之微電子總成,其中該第二IC裝置係為一影像感測器且該第一IC裝置係為一用於處理來自該影像感測器的信號之處理器。 [11] 如申請專利範圍第10項之微電子總成,其中該影像感測器係包含一陣列的像素感測器,該陣列的像素感測器包括一用於將光能轉換成一電壓信號之光偵測器,且其中該處理器係組構為接收該等電壓信號並對於來自該等像素感測器之該等電壓信號的各者運算或內插色彩及明度值。 [12] 一種形成一微電子總成之方法,包含下列步驟:形成一腔穴於一具有相對的第一及第二表面之晶系基材處置器中,其中該腔穴形成於該第一表面內;將一第一IC裝置放置在該腔穴中;將一第二IC裝置安裝至該第二表面;形成經過該晶系基材處置器之複數個互連體,其中該等複數個互連體的各者藉由下列步驟而形成:形成經過該晶系基材處置器之一孔,其具有延伸於該第一及第二表面之間的一側壁,沿著該側壁形成一順應性介電材料,使一傳導材料沿著該順應性介電材料形成且延伸於該等第一及第二表面之間,其中該順應性介電材料係使該傳導材料與該側壁絕緣;及將該第二IC裝置電子性耦合至該等複數個互連體的傳導材料。 [13] 如申請專利範圍第12項之方法,其中該順應性介電材料包括一聚合物。 [14] 如申請專利範圍第12項之方法,其中對於該等複數個互連體的各者,該孔為推拔狀使得該孔在該第二表面比起在該第一表面具有一更小的橫剖面維度。 [15] 如申請專利範圍第12項之方法,其中對於該等複數個互連體的各者,該側壁係延伸於相對於與該第一及第二表面正交的一方向呈5°至35°之間的一方向。 [16] 如申請專利範圍第12項之方法,其中該等複數個互連體的各者之形成步驟係進一步包含:將一第一結合墊在該第一表面形成於該孔上方且電性耦合至該傳導材料;及將一第二結合墊在該第二表面形成於該孔上方且電性耦合至該傳導材料。 [17] 如申請專利範圍第16項之方法,其中將該第二IC裝置電性耦合至該等複數個互連體的傳導材料之步驟係包括將複數個導線電性耦合於該第二IC裝置及該等第二結合墊之間。 [18] 如申請專利範圍第12項之方法,進一步包含:將一或多層的絕緣材料形成於該第一表面上,該一或多層的絕緣材料延伸橫越該第一表面中之該腔穴的一開口,以將該第一IC裝置包封在該腔穴中。 [19] 如申請專利範圍第18項之方法,進一步包含:形成複數個結合墊,其電性耦合至該第一IC裝置且至少部份地延伸經過該一或多層的絕緣材料。 [20] 如申請專利範圍第19項之方法,進一步包含:形成複數個圓弧狀互連體,其各電性連接至該等複數個結合墊的一者。 [21] 如申請專利範圍第12項之方法,其中該第二IC裝置係為一影像感測器且該第一IC裝置係為一用於處理來自該影像感測器的信號之處理器。 [22] 如申請專利範圍第21項之方法,其中該影像感測器係包含一陣列的像素感測器,該陣列的像素感測器各包括一用於將光能轉換成一電壓信號之光偵測器,且其中該處理器係組構為接收該等電壓信號並對於來自該等像素感測器之該等電壓信號的各者運算或內插色彩及明度值。
类似技术:
公开号 | 公开日 | 专利标题 TWI475649B|2015-03-01|用於積體電路裝置之3d積體微電子總成及其製造方法(一) TWI545710B|2016-08-11|具有應力減低互連體之3d積體微電子總成及其製造方法 TWI622144B|2018-04-21|指紋感測器裝置及其製造方法 US9373653B2|2016-06-21|Stepped package for image sensor CN102891151B|2015-04-08|背照式图像传感器的低应力腔体封装及其制作方法 US7807508B2|2010-10-05|Wafer-level fabrication of lidded chips with electrodeposited dielectric coating KR20100014677A|2010-02-10|관통 비아에 의해 전면 컨택트에 연결되는 배면 컨택트를 갖는 칩 KR20170037480A|2017-04-04|반도체 장치 및 제조 방법 JP2005235860A|2005-09-02|半導体装置及びその製造方法 TWI533413B|2016-05-11|用於積體電路裝置之3d積體微電子總成及其製造方法(二) TW202006923A|2020-02-01|半導體封裝及其製造方法 JP2001094033A|2001-04-06|半導体チップモジュール及びその製造方法 KR20200036697A|2020-04-07|센서 패키지 및 방법 TWI727463B|2021-05-11|封裝體及其形成方法 US11145614B2|2021-10-12|Semiconductor device and method of manufacture
同族专利:
公开号 | 公开日 KR101384912B1|2014-04-11| US8546900B2|2013-10-01| KR20120137254A|2012-12-20| CN102820282A|2012-12-12| CN102820282B|2016-06-29| US20140004646A1|2014-01-02| TWI475649B|2015-03-01| US20120313207A1|2012-12-13| US9054013B2|2015-06-09|
引用文献:
公开号 | 申请日 | 公开日 | 申请人 | 专利标题 US5739581A|1995-11-17|1998-04-14|National Semiconductor Corporation|High density integrated circuit package assembly with a heatsink between stacked dies| IL123207D0|1998-02-06|1998-09-24|Shellcase Ltd|Integrated circuit device| US6191952B1|1998-04-28|2001-02-20|International Business Machines Corporation|Compliant surface layer for flip-chip electronic packages and method for forming same| JP2001007468A|1999-06-24|2001-01-12|Nec Kansai Ltd|配線基板,多層配線基板およびその製造方法| IL133453D0|1999-12-10|2001-04-30|Shellcase Ltd|Methods for producing packaged integrated circuit devices and packaged integrated circuit devices produced thereby| US6737750B1|2001-12-07|2004-05-18|Amkor Technology, Inc.|Structures for improving heat dissipation in stacked semiconductor packages| US7033664B2|2002-10-22|2006-04-25|Tessera Technologies Hungary Kft|Methods for producing packaged integrated circuit devices and packaged integrated circuit devices produced thereby| US6972480B2|2003-06-16|2005-12-06|Shellcase Ltd.|Methods and apparatus for packaging integrated circuit devices| WO2005004195A2|2003-07-03|2005-01-13|Shellcase Ltd.|Method and apparatus for packaging integrated circuit devices| US7335972B2|2003-11-13|2008-02-26|Sandia Corporation|Heterogeneously integrated microsystem-on-a-chip| JP4966487B2|2004-09-29|2012-07-04|オンセミコンダクター・トレーディング・リミテッド|半導体装置及びその製造方法| US7936062B2|2006-01-23|2011-05-03|Tessera Technologies Ireland Limited|Wafer level chip packaging| US20070190747A1|2006-01-23|2007-08-16|Tessera Technologies Hungary Kft.|Wafer level packaging to lidded chips| IL175011A|2006-04-20|2011-09-27|Amitech Ltd|Coreless cavity substrates for chip packaging and their fabrication| US7901989B2|2006-10-10|2011-03-08|Tessera, Inc.|Reconstituted wafer level stacking| US7829438B2|2006-10-10|2010-11-09|Tessera, Inc.|Edge connect wafer level stacking| US8513789B2|2006-10-10|2013-08-20|Tessera, Inc.|Edge connect wafer level stacking with leads extending along edges| US7807508B2|2006-10-31|2010-10-05|Tessera Technologies Hungary Kft.|Wafer-level fabrication of lidded chips with electrodeposited dielectric coating| US7935568B2|2006-10-31|2011-05-03|Tessera Technologies Ireland Limited|Wafer-level fabrication of lidded chips with electrodeposited dielectric coating| US7791199B2|2006-11-22|2010-09-07|Tessera, Inc.|Packaged semiconductor chips| US8569876B2|2006-11-22|2013-10-29|Tessera, Inc.|Packaged semiconductor chips with array| US20080136002A1|2006-12-07|2008-06-12|Advanced Chip Engineering Technology Inc.|Multi-chips package and method of forming the same| US7749886B2|2006-12-20|2010-07-06|Tessera, Inc.|Microelectronic assemblies having compliancy and methods therefor| US7538413B2|2006-12-28|2009-05-26|Micron Technology, Inc.|Semiconductor components having through interconnects| US20080174008A1|2007-01-18|2008-07-24|Wen-Kun Yang|Structure of Memory Card and the Method of the Same| US20080173792A1|2007-01-23|2008-07-24|Advanced Chip Engineering Technology Inc.|Image sensor module and the method of the same| US7446303B2|2007-01-31|2008-11-04|Avago Technologies Ecbu Ip Pte. Ltd|Ambient light sensing using a color sensor| EP2575166A3|2007-03-05|2014-04-09|Invensas Corporation|Chips having rear contacts connected by through vias to front contacts| US8148255B2|2007-09-18|2012-04-03|International Business Machines Corporation|Techniques for forming solder bump interconnects| KR101572600B1|2007-10-10|2015-11-27|테세라, 인코포레이티드|다층 배선 요소와 마이크로전자 요소가 실장된 어셈블리| US20100053407A1|2008-02-26|2010-03-04|Tessera, Inc.|Wafer level compliant packages for rear-face illuminated solid state image sensors| US20090212381A1|2008-02-26|2009-08-27|Tessera, Inc.|Wafer level packages for rear-face illuminated solid state image sensors| US20110024899A1|2009-07-28|2011-02-03|Kenji Masumoto|Substrate structure for cavity package| US8399987B2|2009-12-04|2013-03-19|Samsung Electronics Co., Ltd.|Microelectronic devices including conductive vias, conductive caps and variable thickness insulating layers| US20110186960A1|2010-02-03|2011-08-04|Albert Wu|Techniques and configurations for recessed semiconductor substrates| US8598695B2|2010-07-23|2013-12-03|Tessera, Inc.|Active chip on carrier or laminated chip having microelectronic element embedded therein| US8847376B2|2010-07-23|2014-09-30|Tessera, Inc.|Microelectronic elements with post-assembly planarization| US8697569B2|2010-07-23|2014-04-15|Tessera, Inc.|Non-lithographic formation of three-dimensional conductive elements| US8791575B2|2010-07-23|2014-07-29|Tessera, Inc.|Microelectronic elements having metallic pads overlying vias| US8796135B2|2010-07-23|2014-08-05|Tessera, Inc.|Microelectronic elements with rear contacts connected with via first or via middle structures| US9640437B2|2010-07-23|2017-05-02|Tessera, Inc.|Methods of forming semiconductor elements using micro-abrasive particle stream| US8686565B2|2010-09-16|2014-04-01|Tessera, Inc.|Stacked chip assembly having vertical vias| US8685793B2|2010-09-16|2014-04-01|Tessera, Inc.|Chip assembly having via interconnects joined by plating| US8610259B2|2010-09-17|2013-12-17|Tessera, Inc.|Multi-function and shielded 3D interconnects| US8847380B2|2010-09-17|2014-09-30|Tessera, Inc.|Staged via formation from both sides of chip| US20120194719A1|2011-02-01|2012-08-02|Scott Churchwell|Image sensor units with stacked image sensors and image processors|US8604576B2|2011-07-19|2013-12-10|Opitz, Inc.|Low stress cavity package for back side illuminated image sensor, and method of making same| TWI462266B|2012-03-20|2014-11-21|Chipmos Technologies Inc|晶片堆疊結構及其製造方法| US9159699B2|2012-11-13|2015-10-13|Delta Electronics, Inc.|Interconnection structure having a via structure| AT513747B1|2013-02-28|2014-07-15|Mikroelektronik Ges Mit Beschränkter Haftung Ab|Bestückungsverfahren für Schaltungsträger und Schaltungsträger| CN104051489B|2013-03-12|2017-09-08|奥普蒂兹公司|小轮廓图像传感器| US20140353019A1|2013-05-30|2014-12-04|Deepak ARORA|Formation of dielectric with smooth surface| US9142695B2|2013-06-03|2015-09-22|Optiz, Inc.|Sensor package with exposed sensor array and method of making same| US9461190B2|2013-09-24|2016-10-04|Optiz, Inc.|Low profile sensor package with cooling feature and method of making same| US9391002B2|2013-11-21|2016-07-12|Amphenol Thermometrics, Inc.|Semiconductor sensor chips| US9379072B2|2013-11-27|2016-06-28|Xintec Inc.|Chip package and method for forming the same| US9496297B2|2013-12-05|2016-11-15|Optiz, Inc.|Sensor package with cooling feature and method of making same| US9667900B2|2013-12-09|2017-05-30|Optiz, Inc.|Three dimensional system-on-chip image sensor package| US9711485B1|2014-02-04|2017-07-18|Amkor Technology, Inc.|Thin bonded interposer package| US9666730B2|2014-08-18|2017-05-30|Optiz, Inc.|Wire bond sensor package| JP2016058628A|2014-09-11|2016-04-21|株式会社東芝|半導体装置、及び半導体装置の製造方法| US9543347B2|2015-02-24|2017-01-10|Optiz, Inc.|Stress released image sensor package structure and method| US10468363B2|2015-08-10|2019-11-05|X-Celeprint Limited|Chiplets with connection posts| US9590580B1|2015-09-13|2017-03-07|Guoguang Electric Company Limited|Loudness-based audio-signal compensation| EP3168874B1|2015-11-11|2020-09-30|Lipac Co., Ltd.|Semiconductor chip package with optical interface| KR101964853B1|2015-11-11|2019-04-02|주식회사 지파랑|광 인터페이스를 가지는 반도체 칩 패키지| US10038025B2|2015-12-29|2018-07-31|Taiwan Semiconductor Manufacturing Co., Ltd.|Via support structure under pad areas for BSI bondability improvement| US10103069B2|2016-04-01|2018-10-16|X-Celeprint Limited|Pressure-activated electrical interconnection by micro-transfer printing| US10222698B2|2016-07-28|2019-03-05|X-Celeprint Limited|Chiplets with wicking posts| US11064609B2|2016-08-04|2021-07-13|X Display Company Technology Limited|Printable 3D electronic structure| US9996725B2|2016-11-03|2018-06-12|Optiz, Inc.|Under screen sensor assembly|
法律状态:
优先权:
[返回顶部]
申请号 | 申请日 | 专利标题 US13/157,193|US8546900B2|2011-06-09|2011-06-09|3D integration microelectronic assembly for integrated circuit devices| 相关专利
Sulfonates, polymers, resist compositions and patterning process
Washing machine
Washing machine
Device for fixture finishing and tension adjusting of membrane
Structure for Equipping Band in a Plane Cathode Ray Tube
Process for preparation of 7 alpha-carboxyl 9, 11-epoxy steroids and intermediates useful therein an
国家/地区
|